# Microcontroladores: Laboratorio 1

1st Hector Pereira

Ingeniería en Mecatrónica Universidad Tecnológica (UTEC) Fray Bentos, Uruguay 2<sup>nd</sup> Mateo Lecuna

Ingeniería en Mecatrónica Universidad Tecnológica (UTEC) Fray Bentos, Uruguay 3<sup>rd</sup> Mateo Sanchez

Ingeniería en Mecatrónica Universidad Tecnológica (UTEC) Maldonado, Uruguay

hector.pereira@estudiantes.utec.edu.uy mateo.lecuna@estudiantes.utec.edu.uy mateo.sanchez@estudiantes.utec.edu.uy

## Resumen— KEYWORDS

- I. Introducción
- II. MARCO TEÓRICO

## II-A. Microcontrolador ATmega328P



Figura 1. Diagrama de pines del Arduino Uno. Fuente: [1].

## II-B. Registros de propósito general

## II-C. Entradas y Salidas Digitales

- Concepto de GPIO.
- Uso de pulsadores como entradas digitales (debouncing si es necesario).
- Uso de LEDs como indicadores de estado.

#### II-D. Stack Pointer

#### Incialización del Stack Pointer:

```
RESET:

cli ldi r16, high(RAMEND)

out SPH, r16

ldi r16, low(RAMEND)

out SPL, r16 sei

; ...
```

Usos del Stack Pointer: reall, call, interrupciones preservacion de datos entre subrutinas e ISRs

```
MI_ISR:

push r16

out r16, SREG

push r16

; ...

pop r16

in SREG, r16

push r16

reti
```

#### II-E. Timers

El atmega328p tiene 3 timers diferentes: Timer 0, Timer 1, y Timer 2.

Timer 0 y 2 son de 8 bits Timer 1 es de 16 bits (puede contar más)

La ecuacion para calcular el tiempo del timer es la siguiente.

$$\frac{(2^k - C_{\text{inicio}}) \cdot \text{Prescaler}}{f_{\text{contador}}} = t_{\text{deseado}} \tag{1}$$

Esta ecuación determina el tiempo que le tomaría al contador hacer un desbordamiento (overflow) en base a la frecuencia a la cantidad de bits del contador (k), la frecuencia de trabajo del microcontrolador, el tiempo o conteo con el que se inicie el contador, y el prescaler con el que esté configurado.

El prescaler del Temporizador 1 es configurado a través del registro TCCR1B el cual posee la siguiente configuración:



Figura 2. Registro de control B (TCCR1B) para Timer/Counter1. Fuente: hoja de datos del ATmega328P [2].

Los bits CS12 CS11 y CS10 configuran el prescaler del timer conforme a la siguiente tabla:

Table 15-6. Clock Select Bit Descriptio

| CS12 | CS11 | CS10 | Description                                             |
|------|------|------|---------------------------------------------------------|
| 0    | 0    | 0    | No clock source (Timer/Counter stopped).                |
| 0    | 0    | 1    | clk <sub>l/O</sub> /1 (no prescaling)                   |
| 0    | 1    | 0    | clk <sub>I/O</sub> /8 (from prescaler)                  |
| 0    | 1    | 1    | clk <sub>l/O</sub> /64 (from prescaler)                 |
| 1    | 0    | 0    | clk <sub>l/O</sub> /256 (from prescaler)                |
| 1    | 0    | 1    | clk <sub>I/O</sub> /1024 (from prescaler)               |
| 1    | 1    | 0    | External clock source on T1 pin. Clock on falling edge. |
| 1    | 1    | 1    | External clock source on T1 pin. Clock on rising edge.  |

If external pin modes are used for the Timer/Counter1, transitions on the T1 pin will clock the counter even if the pin is configured as an output. This feature allows software control of the counting.

Figura 3. Clock Select (CS12:0) opciones de prescaler para Timer/Counter1. Fuente: hoja de datos del ATmega328P [2].

El máximo valor de tiempo que admite el Timer 1 (de 16 bits) con el prescaler de 1024 es de 4.19 segundos (aproximadamente). Para valores más grande de delay será necesario crear un contador de overflow aparte utilizando registros de uso general o SRAM

Este es un ejemplo de inicialización de timer 1 para un overflow de 1s

```
ldi r16, 0b101 sts TCCR1B, r16
ldi r16, HIGH(49911) sts TCNT1H, r16
ldi r16, LOW(49911) sts TCNT1L, r16
```

El primer registro (TCCR1B) determina el prescaler del reloj (según la figura 3)

Utilizando la tabla de vectores de interrupcion que se muestra en la figura 4 se mapea el vector de interrupción con la etiqueta del ISR correspondiente:

```
.org 0x001A rjmp TIMER1_OVF_ISR

TIMER1_OVF_ISR:
   push r16
   out r16, SREG
   push r16
   ; ...
   pop r16
   in SREG, r16
   push r16
```

reti

Table 11-1. Reset and Interrupt Vectors in ATmega328P

| Vector No. | Program Address | Source       | Interrupt Definition                                                    |
|------------|-----------------|--------------|-------------------------------------------------------------------------|
| 1          | 0x0000          | RESET        | External pin, power-on reset, brown-out reset and watchdog system reset |
| 2          | 0x002           | INT0         | External interrupt request 0                                            |
| 3          | 0x0004          | INT1         | External interrupt request 1                                            |
| 4          | 0x0006          | PCINT0       | Pin change interrupt request 0                                          |
| 5          | 0x0008          | PCINT1       | Pin change interrupt request 1                                          |
| 6          | 0x000A          | PCINT2       | Pin change interrupt request 2                                          |
| 7          | 0x000C          | WDT          | Watchdog time-out interrupt                                             |
| 8          | 0x000E          | TIMER2 COMPA | Timer/Counter2 compare match A                                          |
| 9          | 0x0010          | TIMER2 COMPB | Timer/Counter2 compare match B                                          |
| 10         | 0x0012          | TIMER2 OVF   | Timer/Counter2 overflow                                                 |
| 11         | 0x0014          | TIMER1 CAPT  | Timer/Counter1 capture event                                            |
| 12         | 0x0016          | TIMER1 COMPA | Timer/Counter1 compare match A                                          |
| 13         | 0x0018          | TIMER1 COMPB | Timer/Counter1 compare match B                                          |
| 14         | 0x001A          | TIMER1 OVF   | Timer/Counter1 overflow                                                 |
| 15         | 0x001C          | TIMERO COMPA | Timer/Counter0 compare match A                                          |
| 16         | 0x001E          | TIMERO COMPB | Timer/Counter0 compare match B                                          |
| 17         | 0x0020          | TIMER0 OVF   | Timer/Counter0 overflow                                                 |
| 18         | 0x0022          | SPI, STC     | SPI serial transfer complete                                            |
| 19         | 0x0024          | USART, RX    | USART Rx complete                                                       |
| 20         | 0x0026          | USART, UDRE  | USART, data register empty                                              |
| 21         | 0x0028          | USART, TX    | USART, Tx complete                                                      |
| 22         | 0x002A          | ADC          | ADC conversion complete                                                 |
| 23         | 0x002C          | EE READY     | EEPROM ready                                                            |
| 24         | 0x002E          | ANALOG COMP  | Analog comparator                                                       |
| 25         | 0x0030          | TWI          | 2-wire serial interface                                                 |
| 26         | 0x0032          | SPM READY    | Store program memory ready                                              |

Figura 4. Vectores de interrupciones en el ATmega328P. Fuente: hoja de datos del ATmega328P [2].

El mismo proceso puede ser aplicado para configurar los otros dos Timers.

## II-F. Interrupciones externas



Figura 5. Flujo de configuración de interrupciones exeternas. Fuente: Elaboración própia.

## II-F1. EINT: Interrupciones externas

#### Table 12-1. Interrupt 1 Sense Control

| ISC11 | ISC10 | Description                                                |
|-------|-------|------------------------------------------------------------|
| 0     | 0     | The low level of INT1 generates an interrupt request.      |
| 0     | 1     | Any logical change on INT1 generates an interrupt request. |
| 1     | 0     | The falling edge of INT1 generates an interrupt request.   |
| 1     | 1     | The rising edge of INT1 generates an interrupt request.    |

Figura 6. Tabla de configuraciones para EICRA. Fuente: hoja de datos del ATmega328P [2].

#### 12.2.1 EICRA - External Interrupt Control Register A

| The external interrupt control register A contains control bits for interrupt sense control. |   |   |   |   |       |       |       |       |       |  |
|----------------------------------------------------------------------------------------------|---|---|---|---|-------|-------|-------|-------|-------|--|
| Bit                                                                                          | 7 | 6 | 5 | 4 | 3     | 2     | 1     | 0     | _     |  |
| (0x69)                                                                                       | _ | - | - | - | ISC11 | ISC10 | ISC01 | ISC00 | EICRA |  |
| Read/Write                                                                                   | R | R | R | R | R/W   | R/W   | R/W   | R/W   | •     |  |
| Initial Value                                                                                | 0 | 0 | 0 | 0 | 0     | 0     | 0     | 0     |       |  |

Figura 7. Registro de configucación de interrupciones externas EICRA. Fuente: hoja de datos del ATmega328P [2].

#### 12.2.2 EIMSK – External Interrupt Mask Register

| Bit           | 7 | 6 | 5 | 4 | 3 | 2 | 1    | 0    |       |
|---------------|---|---|---|---|---|---|------|------|-------|
| 0x1D (0x3D)   | - | - | - | - | - | - | INT1 | INT0 | EIMSK |
| Read/Write    | R | R | R | R | R | R | R/W  | R/W  | •     |
| Initial Value | 0 | 0 | 0 | 0 | 0 | 0 | 0    | 0    |       |

Figura 8. Registro de configucación de máscaras de interrupciones externas EICRA. Fuente: hoja de datos del ATmega328P [2].

#### II-F2. PCINT: Interrupciones por cambio en PIN

#### 12.2.4 PCICR - Pin Change Interrupt Control Register

| Bit           | 7 | 6 | 5 | 4 | 3 | 2     | 1     | 0     |       |
|---------------|---|---|---|---|---|-------|-------|-------|-------|
| (0x68)        | - | - | - | - | - | PCIE2 | PCIE1 | PCIE0 | PCICR |
| Read/Write    | R | R | R | R | R | R/W   | R/W   | R/W   |       |
| Initial Value | 0 | 0 | 0 | 0 | 0 | 0     | 0     | 0     |       |

Figura 9. Registro de configucación interrupciones PCICR (PCINT). Fuente: hoja de datos del ATmega328P [2].

#### 12.2.8 PCMSK0 - Pin Change Mask Register 0

| Bit           | /      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |        |
|---------------|--------|--------|--------|--------|--------|--------|--------|--------|--------|
| (0x6B)        | PCINT7 | PCINT6 | PCINT5 | PCINT4 | PCINT3 | PCINT2 | PCINT1 | PCINT0 | PCMSK0 |
| Read/Write    | R/W    | •      |
| Initial Value | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |        |

Figura 10. Registro de configucación de mascara de pines para interrupciones PCIMSK0 (PCINT). Fuente: hoja de datos del ATmega328P [2].

#### II-G. SRAM

#### .dseg

variable: byte 1
arreglo: byte 100

Usando dseg se puede reservar espacio en memoria la SRAM para utilizarlo luego. Posteriormete con "variable" podremos leer o escribir el valor guardado con "lds" o "sts" respectivamente. O incluse se podría utilizar un puntero (X, Y, Z) para acceder a un lugar en memoria de manera iterativa donde quisieramos guardar múltiples valores subsecuentes (como un arreglo).

Nota: Existen 2kb de memoria RAM, el stack pointer vive dentro de la RAM así que uno debe ser precabido con el uso excesivo de este recurso.

#### II-H. FLASH

```
.cseg
.org 0x300 TABLA:
.db 0xFF, 0x30, 0x30, 0xFF
```

Utilizando .cseg y una dirección segura como 0x300 para guardar datos, se puede utilizar la misma memoria FLASH para guardar datos constantes como LUTs, fotogramas, cadenas de texto, etc. Estos datos no pueden ser modificados, pero existen 32kb de espacio en memoria FLASH para guardar información, por lo que es menos limitante que la SRAM (2kb)

Para acceder a datos guardados en program memoria del programa (FLASH) se puede hacer haciendo uso del puntero Z y la instrucción "lpm":

```
GET_DATA:
    ldi ZH, high(TABLA<<1)
    ldi ZL, low(TABLA<<1)
    lpm r16, Z+
    ret</pre>
```

Se carga la dirección a Z cargando las partes bajas y altas de la dirección a ZL y ZH respectivamente. En los AVR "clásicos" (como el ATmega328P), las etiquetas en memoria de programa (.cseg) están en direcciones de palabra (cada instrucción ocupa 16 bits), pero la instrucción LPM usa una dirección en bytes en el registro Z. Por eso se hace << 1 (multiplicar por 2): convierte la dirección en palabras de la etiqueta a dirección en bytes para LPM. Y "Z+" indica que luego de realizar lpm, se incremente en 1 el puntero "Z"



Figura 11. Mapa de memoria y espacios de direcciones en AVR de 8 bits. Fuente: [3].

## II-I. USART Asíncrono

## II-II. Inicialización:

```
.equ _F_CPU = 16000000
.equ _BAUD = 9600
.equ _BPS = (_F_CPU/16/_BAUD) - 1
.org 0x0024 rjmp USART_RX_ISR
```

```
RESET:
                                             .org 0x0026 rjmp USART_UDRE_ISR
  ; Configurar baudios
  sts UBRROH, high(_BPS)
                                             RESET:
  sts UBRROL, low(_BPS)
                                             clr r1
  ; Habilitar: receptor, transmisor
                                             ; Stack
                                             ldi r16, high(RAMEND) out SPH, r16
  ; e interrupciones por RX
  ldi r16, 0b10011000
                                             ldi r16, low(RAMEND) out SPL, r16
  sts UCSR0B, r16
                                             ; Init USART
  ; Establecer formato:
                                             ldi r16, low(_BPS)
  ; 8 data bits, 2 stop bits
                                             ldi r17, high(_BPS)
  ldi r16, (1<<USBS0)|(3<<UCSZ00)
                                            rcall USART_INIT
  sts UCSROC, r16
                                             sei
  sei
                                             ; ...
                                             USART_INIT:
II-I2. Transmisión:
                                             sts tx_head, r1
  ldi r16, 0x3f; Cargar r16
                                             sts tx_tail, r1
  sts UDRO, r16; Transmitir
                                             sts UBRROH, r17
                                             sts UBRROL, r16
II-I3. Recepción:
  USART RX ISR:
                                             ldi r16, 0b10011000
  push r16
                                             sts UCSR0B, r16
  in r16, SREG
  push r16
                                             ldi r16, (1<<USBS0)|(3<<UCSZ00)
                                             sts UCSROC, r16
  ; Datos recibidos en r16
                                             ret
  lds r16, UDR0
  ; ...
                                             Subrutina USART WRITE BYTE:
  pop r16
                                             USART_WRITE_BYTE:
  out SREG, r16
                                             push r17
  pop r16
                                             push r18
  reti
                                             push r19
                                             push ZH
II-I4. USART con Ring Buffer:
                                             push ZL
 Inicialización:
                                             ; head/tail
  .dseg ; Ring buffer ram alocation
  tx_buffer: .byte TX_BUF_SIZE
                                             lds r17, tx_head
  tx_head: .byte 1
                                             lds r18, tx_tail
  tx_tail: .byte 1
                                             ; r16 \rightarrow next = (head + 1) \& MASK
  .cseq
                                             mov r19, r17
  .equ TX_BUF_SIZE = 256
                                             inc r19
  .equ TX_BUF_MASK = TX_BUF_SIZE - 1
                                            andi r19, TX_BUF_MASK
                                             ; Clamping:
  .equ _F_CPU = 16000000
                                             ; Con 256 es 0xFF: no cambia,
  .equ _BAUD = 57600
                                             ; pero deja claro el patrón
  .equ _BPS = (_F_CPU/16/_BAUD) - 1
                                             wait_space:
  ; Recieved USART data
                                            ; full? next == tail
  .org 0x0024 rjmp USART_RX_ISR
                                            lds r18, tx_tail
                                             cp r19, r18
  ; USART Data register clear
```

```
breq wait_space
                                           usart_udre_send:
                                           ; Z -> Cola de buffer
have_space:
                                           ldi ZL, low(tx_buffer)
; Z -> Cabeza de buffer
                                           ldi ZH, high(tx_buffer)
ldi ZL, low(tx_buffer)
                                           add ZL, r18
ldi ZH, high(tx_buffer)
                                           adc ZH, r1
add ZL, r17
adc ZH, r1
                                           ; Transmitir byte
                                                r16, Z
                                           sts UDRO, r16
st
     Z, r16; Guardar en buffer
                                           ; cola = (cola + 1)
; Cabeza = next
sts tx_head, r19
                                           inc r18
                                           andi r18, TX BUF MASK
; Habilitar interrupcion UDRE
                                           ; Clamping:
                                           ; Con 256 es 0xFF: no cambia,
; así el ISR comienza/continúa
; drenando el buffer
                                           ; pero deja claro el patrón
cli
lds r18, UCSR0B
                                           sts tx_tail, r18
ori r18, (1<<UDRIE0)
sts UCSR0B, r18
                                           usart_udre_exit:
sei
                                           pop ZL
                                           pop ZH
pop ZL
                                           pop r20
                                           pop r18
pop ZH
pop r19
                                           pop r17
                                           pop r16
pop r18
pop r17
                                           out SREG, r16
ret
                                           pop
                                                r16
                                           reti
Interrución USART UDRE ISR:
```

```
USART_UDRE_ISR:
push r16
in r16, SREG
push r16
push r17
push r18
push r20
push ZH
push ZL
; r17 = head, r18 = tail
lds r17, tx_head
lds r18, tx tail
; buffer vacío? head == tail
cp r17, r18
brne usart_udre_send
; vacío: deshabilitar UDRIEO
lds r20, UCSR0B
andi r20, ^{\sim}(1 << \text{UDRIE0})
sts UCSR0B, r20
rjmp usart_udre_exit
```

#### Interrución USART RX ISR:

```
USART_RX_ISR:
push r16
in r16, SREG
push r16
lds r16, UDR0
; ...
pop r16
out SREG, r16
pop r16
reti
```

## II-J. Automatización y Máquinas de Estado

- Qué es una máquina de estados finitos.
- Cómo se representan los estados y transiciones en un proceso automatizado (ejemplo: espera → alimentación  $\rightarrow$  posicionado  $\rightarrow$  punzonado  $\rightarrow$  descarga  $\rightarrow$  fin de ciclo).

## II-K. Control de Procesos con Cinta Transportadora y Punzonadora

- Principios básicos de una cinta transportadora en automatización.
- Funcionamiento de un actuador lineal/solenoide como punzón.
- Diferentes modos de operación según carga (ligera, media, pesada).

## II-L. Comunicación Serial (USART/UART)

- Definición y funcionamiento de UART.
- Ejemplos de comandos y monitoreo remoto.
- Aplicaciones en sistemas embebidos para interacción con el usuario o con PC.

#### II-M. Conversión Digital-Analógica (DAC R-2R)

■ Concepto de DAC y su importancia.

Un DAC (Digital to Analog Converter) es un dispositivo o técnica que permite transformar valores digitales (códigos binarios) en señales analógicas (tensiones o corrientes continuas y variables en el tiempo). Su importancia radica en que la mayoría de los sistemas electrónicos trabajan de manera digital, pero el mundo físico es analógico: audio, imágenes, señales de control de motores, etc.

En pocas palabras, el DAC es el "puente" entre lo digital y lo analógico.

■ Arreglo de resistencias R-2R.

El arreglo R-2R es una red de resistencias que se usa mucho para construir DACs simples y económicos. Se compone unicamente de dos valores de resistencias: una de valor R y otra de valor 2R, que se repiten en forma de escalera.

Cada bit de nel número digital controla un interruptor (o transistor) que conecta la red a una referencia de tensión (Vref) o a tierra. Gracias a la proporción entre Ry 2R, la red genera tenciones que corresponden al valor binario aplicado.

La ventaja del arreglo R-2R es que es fácil de implementar, no requiere de resistencias con muchos valores distintos, y mantienen una buena presición.

 Uso de una Look-Up Table (LUT) para generar señales analógicas periódicas.

Una Look-up Table (LUT) es básicamente una tabla de valores precargada en la memoria que representa una señal digitalizada (por ejemplo, una onda seno). En lugar de calcular cada valor de la función en tiempo real, el monitor solo "lee"la tabla en orden y envía los valores a un puerto o a un DAC.

Cuando esos valores se aplican de manera periódica y con la velocidad adecuada, en la salida se reconstruye una señal analógica periodica. El uso de una LUT simplifica mucho la generación de señales, por que evita cálculos complejos y garantiza que la forma de onda siempre tenga la misma calidad.

#### II-N. Matrices de LEDs

- Principio de funcionamiento de una matriz de LEDs.
- Multiplexado y desplazamiento de mensajes.
- Ejemplo de uso en displays.

#### II-Ñ. Plotter y Control de Movimiento

- Concepto de plotter y su uso en ingeniería.
- Control de motores paso a paso o conmutados mediante relés/MOSFETs.
- Señales de control enviadas desde el microcontrolador a un PLC.

#### III. METODOLOGÍA

## III-A. Punzonadora

Maquina de estado Estados

#### III-B. Matriz

## III-B1. Objetivo Inicial:

- Construir el control de una matriz de LEDs 8×8 (1088AS).
- Empezar de forma sencilla: crear una manera de encender un solo LED especificando su fila y su columna.
- Expandir paso a paso hasta poder dibujar cuadros completos y finalmente animaciones.

## III-B2. Encendiendo un Solo LED:

- Se crearon **lookup tables** en memoria de programa:
  - Una para los **puertos** (a qué puerto está conectada cada fila/columna).
  - Otra para los **pines** (qué número de pin dentro del puerto).
- Proceso:
  - Cargar en registros (ej. R16 y R17) la fila y la columna deseadas.
  - Usar el **puntero Z** para recorrer la tabla y determinar el puerto y el pin correctos.
  - Construir una máscara de bits:
    - Como se debe escribir el puerto completo, primero se toma su valor anterior.
    - Luego se aplica una máscara para encender o apagar el bit específico.
    - Se necesita manejo especial cuando filas y columnas comparten el mismo puerto.

 Nota: filas y columnas funcionan de manera inversa (la fila se activa con "0", la columna con "1"), por lo que se usaron máscaras invertidas según corresponda.

## III-B3. Multiplexado y Dibujo de Cuadros (Frames):

- Una vez resuelto el control de un LED individual, el siguiente paso fue el multiplexado:
  - Refrescar continuamente la matriz para que múltiples LEDs parezcan encendidos a la vez.
  - Inicialmente se implementó con un **retardo activo** (luego se consideró el uso de un temporizador).
- Se introdujeron las **tablas de frames**:
  - Los cuadros se almacenan como mapas de bits de 8×8 (0 = apagado, 1 = encendido).
  - Una subrutina de dibujo recorre las 64 posiciones:
    - Compara el bit del cuadro (usando desplazamientos como LSR).
    - Decide si debe encender el LED combinando la máscara con los puertos de hardware.
    - Operaciones lógicas aseguran que solo se actualicen los LEDs deseados.

#### III-B4. De Cuadros a Animación:

- Con la capacidad de renderizar un cuadro:
  - Llamar repetidamente a la subrutina de **dibujar frame** mantiene la imagen visible.
  - Ejemplo: mostrar una cara sonriente o cualquier figura estática.
- Para lograr animaciones (ej. texto desplazándose):
  - El Timer 2 se configuró para desbordarse cada 100 ms
  - Entre desbordes, la subrutina de dibujo corre continuamente a gran velocidad (≈ cada microsegundo).
  - En cada desborde, un puntero índice (puntero C) se incrementa.
  - Este puntero desplaza qué parte de los datos del cuadro se lee, generando un efecto de desplazamiento en la matriz.

## III-B5. Base para el Control por Estados:

- En esta etapa:
  - El sistema puede encender LEDs individuales.
  - Puede dibujar cuadros completos desde la memoria.
  - Puede ejecutar animaciones cuadro por cuadro, como texto desplazándose o patrones en movimiento.
- Esto constituye el motor de visualización básico, que después se conecta a la máquina de estados y a la entrada por USART (para elegir entre texto desplazante, imágenes estáticas, etc.).

#### III-C. Conversor

En este ejercicio se buscó visualizar en el osciloscopio la **señal 7**, correspondiente a una onda triangular.

Para ello se empleó un conversor digital-analógico (DAC) basado en una red de resistencias R-2R. El *PORTD* del microcontrolador Arduino (pines digitales 0 a 7) se conectó directamente a las entradas del DAC, permitiendo convertir los valores digitales en niveles de tensión analógicos.

En la programación del Arduino se implementó una *Look-Up Table* (LUT), en la cual se almacenaron los valores correspondientes a la forma de onda triangular. Posteriormente, estos datos se recorrieron utilizando el puntero **Z**, generando así la secuencia digital que, al pasar por el DAC, produjo la señal triangular observada en el osciloscopio.

#### III-D. Plotter

#### III-E. Materiales

- 1. Kit Fischertechnik
- 2. Cable de red
- 3. Resistencias variadas
- 4. Pulsadores
- 5. Matriz de leds
- 6. Plotter
- 7. Jumpers

#### IV. RESULTADOS

#### V. CONCLUSIONES

### REFERENCIAS

- [1] circuito.io. (2018) Arduino uno pinout diagram. [Online]. Available: https://www.circuito.io/blog/arduino-uno-pinout/
- Microchip Technology Inc. Atmega328p datasheet. [Online].
   Available: https://ww1.microchip.com/downloads/en/DeviceDoc/ Atmel-7810-Automotive-Microcontrollers-ATmega328P\_Datasheet.
   pdf
- [3] ARXterra. Addressing modes 8-bit avr instruction set. [Online]. Available: https://www.arxterra.com/3-addressing-modes/

#### VI. APENDICE

## VI-A. Carpeta de laboratorio

**Enlace** de acceso a la carpeta de Google Drive con simulaciones y evidencias del laboratorio.